临时文档
直链测试
一次切换重启
乱纪元
WINDOWS备忘录
5G模块
CLR20r3
蓝屏文件日志文件提取
CPU-Z
做个PE进入PE
英特尔桌面处理器对照表
PC各种档次电源转换效率区别
MM-Wiki
视频VIP解析
测试
野路子下载器
图片压缩
BIOS设置_核显 显示输出Auto、IGFX、PEG、PCI
电子应用要点
条件 定义 名称
图纸常用元器件速查
智能终端维修(在线学习600题
常见故障思路
BIOS
BGA
接口电路
充电电路/176
不触发不开机故障维修思路
EC刷写
6-10代时序
哎朋
MACBOOK信号
电路深度睡眠待机与主待机供电相关知识讲解
使用 Apple Configurator 2 修复或恢复基于 Intel 的 Mac - 官方 Apple 支持 (中国)
mac book通病
显卡工作过程
台式显卡
500时序 700时序
锐龙时序
台式机电源供电
电流检测 主供电
台式常见问题
15代处理器 800桥
常见通病常见笔记本
N卡功率检测芯片
本文档使用 MrDoc 发布
-
+
首页
6-10代时序
| Source | Destination | Signal Name | 说明内容 | |----|------|----------------------|----------------------| | Board | CPU | VccRTC | CPU的RTC电路供电,正常为3.0V,用于保存CMOS参数和时间运行,此供电最低不能低于2.0v;注意桥短路或导致小电池没电 | | Board | CPU | RTCRST# | CPU的RTC电路的复位信号 (可用于清空CMOS) | | Board | CPU | SRTCRST# | CPU内部ME模块的复位信号,3V 以上高电平 | | Board | CPU | 32.768KHz | CPU旁边的32.768KHz晶振,桥给晶振供电,晶振给桥提供频率;(电压0.3 - 0.5两脚有压差)有电压不起振可能是cpu坏晶振坏或谐振电容坏(谐振电容、同频才谐振辅助) | | Board | CPU | VCCDSW_3P3 | CPU的深度睡眠待机电压(Deep Sleep Well),3.3V。不支持深度睡眠时,此电压与VCCPRIM_3P3连一起;正常会上拉BATLOW# | | / | / | BATLOW# | - | | Board | CPU | DSW_PWROK | CPU的深度睡眠待机电压好,3.3V。不支持深度睡眠时,此信号与RSMRST#连一起;深度睡眠禁以上各个条件 | | CPU | Board | SLP_SUS# | CPU发出的深度睡眠状态指示信号,可用于控制主板待机电压(如VCCPRIM_3P3)的开启和关闭。不支持深度睡眠时,SLP_SUS#悬空 | | Board | CPU | VCCPRIM_3P3 | CPU的浅睡眠待机供电,3.3V | | Board | CPU | VCCATS_1P8 | CPU的浅睡眠待机供电,1.8V ;电路中叫做VCCPRIM - 1P8 | | Board | CPU | VCCPRIM_1P0 | CPU的浅睡眠待机供电,1.0V | | Board | CPU | RSMRST# | ACPI控制器的复位信号,通常表示CPU的浅睡眠待机电压好,3.3V ;100Ms后产生SUSCLK ;ACPI是桥内部的模块电源管理模块 - 开关信号 - Pg信号开启各路供电,电脑休眠,睡眠,深睡眠,息屏,暗屏 等电源管理(高级电源管理) | | / | / | SLP_S0# | 当CPU处于空闲状态时,此信号将去控制CPU供电进入轻负载模式(低功耗模式)。也可以连接到(一般待机为高 ) | | CPU | Board | SUSCLK | CPU发出的32.768Kz时钟,从RST#完成复位97mS后开始动作,但此信号不一定被主板采用 | | Board | CPU | PWRBTN# | CPU收到的外部温控信号,3.3V→0V→3.3V;由深度睡眠待机供电vccpri拉高为3.3v,也可下降上拉 | | CPU | Board | SLP_S5# | CPU收到PWRBTN#后,置高SLP_S5#成3.3V,表示退出关机状态; | | CPU | Board | SLP_S4# | CPU置高SLP_S4#成3.3V,表示退出休眠状态,用于开启内存供电;开启 | | CPU | Board | SLP_S3# | CPU置高SLP_S3#成3.3V,表示退出睡眠状态,进入S0开机状态,用于开启S0状态供电二级电压 | | CPU | Board | SLP_A# | 此信号一般不采用,因为CPU取消了ME模块供电和APWROK,APWROK集成在CPU内部 | | CPU | Board | SLP_LAN#<br>SLP_WLAN# | 网卡供电的控制信号。除ThinkPAD 机型外,其它机型基本都不采用此信号,可以忽略 | | Board | Processor/DIMM | VDIMM | 指内存供电VDDQ1.2V、VPP2.5V,VCCPLl_0CL2V,一般受控于SLP_S4#, | | Board | CPU | VCC | 指的电电压3.3V/5V、总线供电(VCCIO)、VCCST/VCCSTG/VCCPLL1.0V等实际为S0状态二级 | | Board | CPU | VCCST_PWRGD | 指VCCST供电和其它供电正常后,送给CPU的电源好信号,1.0V | | CPU | Board | DDR_VTT_CNTL | CPU发出的内存VTT供电开启信号,用于控制产生0.6V内存VTT供电。 | | CPU VRM | CPU | VCCSA | 给CPU的(Systemagent)系统代理供电1.05V | | Board | CPU | PCH_PWROK | 主板发给CPU的3.3V高电平,表示S0状态电压都OK | | BOARD | CPU | 24 MHz Crystal Osc | CPU得到供电后,CPU的 24M晶振开始工作,给CPU内部的时钟模块提供准频率; | | CPU | Board | CPU Output Clocks | CPU得到 PCH_PWROK后读取ME配置复位后,输出各组时钟 | | Board | CPU | SYS_PWROK | 主板送给CPU的Pg信号,表示系统供电正常,是产生复位的关键信号,3.3V | | CPU | Board | PLTRST# | CPU发出的平台复位3.3V,给各芯片、插槽作为复位 | | CPU | CPU VRM | CPU SVID | CPU发出SVID给CPU供电芯片,用于开启CPU核心供电;(搜VIDSCK VIDSOut) | | CPU VRM | CPU | VocCore_CPU | CPU供电芯片控制输出CPU核心供电; | | CPU | DIMM | DRAM_RESET# | 跑码自检到内存时,CPU发出的内存复位信号,3.3V。 | | CPU VRM | CPU | VCGT | 自检过内存后,CPU再次发出SVID控制产集显供电,0.7V~1.3V。 | //////////////////////////////////////////////////////////////////////////////////////////////////////////////// **①装入 3V 的纽扣电池、或内置主电池后,产生 VCCRTC 给 CPU 内部桥模块(以下简称 “CPU”)的 RTC 电路供电 ②插上电池或适配器后,经过保护隔离电路,产生公共点 ③接着产生 EC 的待机供电(有些机器的 EC 待机供电分为两个,深度睡眠待机供电由 RTC 电路或线性 主待机供电需按开关后由 PWM 提供,如 DELL 新机器),在 EC 待机供电正常后,EC 内部产生 EC 待机时钟(一般内置时钟,免晶振),待机供电延时产生 EC 待机复位(部分 EC 复位由 EC 内部上拉,),EC 读取程序配置自身脚位。** ==④如果 EC 检测到适配器,会自动开启 CPU 的深度睡眠待机电压(VCCDSW_3P3) 然后 EC 延时发出 DSW_PWROK 给 CPU,通知 CPU 深度睡眠待机电压好 ⑤CPU 发出 SLP_SUS#,把深度睡眠待机电压转换为主待机电压(VCCPRIM_3P3、VCCATS_1P8 (VCCPRIM_1P8) 和 VCCPRIM_1P0 或 VCCIN_AUX 1.8V)**(VCCIN_3P3 VCCIN_1P8 1P0 10代)== 由主待机电压转换产生 RSMRST# 给 CPU,通知 CPU 主待机电压已经正常 ④* 如果 EC 检测到适配器,会自动开启所有待机电压分别送给 CPU 的 VCCDSW_3P3、VCCPRIM_3P3、VCCATS_1P8 (VCCPRIM_1P8) 和 VCCPRIM_1P0 或 VCCIN_AUX 1.8V,有些机型为了降低待机功耗,需按开关后才控制产生待机供电。 ⑤EC 延时发出待机电压好,同时送给 CPU 的 DSW_PWROK 和 RSMRST#,通知 CPU 待机电压已经正常(注:Intel 10 CPU 在以上条件正常后,CPU 会读取 BIOS 配置脚位和 ESPI 总线,并发出 ESPI 总线复位:ESPI_RESET#。) ⑥EC 收到开关信号后,延时发送一个高 - 低 - 高的开机信号给 CPU 的 PWRBTN# 脚 ⑦CPU 发出高电平的 SLP_S5#、SLP_S4#、SLP_S3#\SLP_S0#、CPU C10 GATE#、SLP A#、⑤EC 延时发出待机电压好,同时送给 CPU 的 DSW_PWROK 和 RSMRST#,通知 CPU 待机电压已经正常(注:Intel 10CPU 在以上条件正常后,CPU 会读取 BIOS 配置脚位和 ESPI 总线,并发出 ESPI 总线复位:ESPI_RESET#。) ⑥EC 收到开关信号后,延时发送一个高 - 低 - 高的开机信号给 CPU 的 PWRBTN# 脚 ⑦CPU 发出高电平的 SLP_S5#、SLP_S4#、SLP_S3#\SLP_S0#、CPU_C10_GATE#、SLP_A#、SLP_LAN#\SLP_WLAN# ⑧SLP_S5# 或 SLP_S4# 控制产生内存主供电 1.2V 和 USB 供电、VPP 2.5V;CPU_C10_GATE# 控制产生 1.0V (VCCST、VCCSTG);SLP_S3# 控制产生二级电压 3.3V、二级电压 5V、二级电压 1.8V、VCCPLL (1.0V) 等; ⑨各供电正常后,产生 VCCST_PWRGD 送给 CPU,CPU 发出 DDR_VTT_CNTL(DDR_VTT_CTL)控制产生内存 VTT 供电 0.6V,延时产生 CPU 供电开启信号,控制产生 VCCSA 供电 0.55~1.15V(部分 Intel 10 CPU 没有 VCCSA\VCCCORE 和 VCCGT,只有 VCCIN 供电(VBOOT 电压 1.8V),部分低功耗的移动 CPU 有 VCCOPC(4 级缓存 eDRAM)供电,电压值 1.05V ) ⑩各供电正常后,CPU 的 24M(38.4M)晶振起振,延时产生 PG 送给 CPU 的 PCH_PWROK、SYS_PWROK ⑪PCH_PWROK 正常后,CPU 读 BIOS 芯片中的 ME 程序(注:10 代 CPU 除外) ⑫CPU 发出各路时钟 ⑬CPU 延时发出 PLTRST# CPU 发出 SVID 波形给 CPU 供电芯片用于调整或开启 CPU 核心供电(0.55~1.5V) ⑭CPU 内部完成复位后,CPU 通过 SPI 总线读取 BIOS,开始自检(跑码); 自检到内存时通过 SMBUS 读内存 SPD 信息,读到内存后产生 DRAM_RESET#; 自检过内存后 CPU 再次发出 SVID 控制产生集显供电 VCCGT(0.55~1.5V)。
root
2025年7月22日 16:33
转发文档
收藏文档
上一篇
下一篇
手机扫码
复制链接
手机扫一扫转发分享
复制链接
Markdown文件
PDF文档(打印)
分享
链接
类型
密码
更新密码